Intel Itanium

Intel Itanium

Intel Itanium adalah sebuah prosesor 64-bit yang dikembangkan oleh Intel dan Hewlett-Packard, yang menggunakan arsitektur IA-64 (Intel Architecture 64-bit). Pada saat dikembangkan, prosesor ini diberi nama kode prosesor Merced, dan dirilis pada tanggal 29 Mei 2001. Prosesor ini ditujukan untuk pasar high-end server yang membutuhkan kinerja tinggi dan bersifat mission-critical.

Prosesor ini benar-benar baru (bukan penerus prosesor Intel x86), karena memang Intel mendesain prosesor ini dengan bantuan Hewlett-Packard. Arsitektur yang digunakan adalah arsitektur gabungan dari dua prosesor dengan arsitektur RISC, yakni HP PA/RISC dan Intel 860 yang kurang laku di pasaran.

Secara umum, fitur-fitur yang diusung oleh prosesor Intel Itanium adalah sebagai berikut:

Prosesor 64-bit murni. Meskipun demikian, ia dapat melakukan eksekusi terhadap kode 32-bit Intel x86 melalui teknologi yang disebut dengan IA-32 Execution Layer (IA-32 EL), meski kinerjanya kurang mengesankan.
Mampu mengakses memori fisik hingga 16 Terabyte (menggunakan 44-bit address bus)
Teknologi EPIC (Explicitly Parallel Instruction Computing), yang memungkinkan prosesor Itanium dapat melakukan 20 operasi tiap siklusnya
Dua buah unit integer, dan dua buah unit memori yang dapat mengeksekusi hingga empat instruksi tiap detak
Dua buah unit floating-point, yang dalam Itanium disebut sebagai FMAC (Floating-Point Multiply Accumulate) yang mampu menangani hingga 82 operand, dan mampu melakukan eksekusi dua operasi tiap detak.
Dua tambahan unit MMX yang masing-masing mampu melakukan dua operasi floating-point. Selain itu unit ini juga mampu melakukan eksekusi terhadap delapan operasi floating-point presisi tunggal yang dapat dieksekusi tiap siklus.
Memiliki 128 register integer, 128 register floating point, 8 register pencabangan (branch register), serta 64 register predikasi (predication)
Prosesor Itanium melakukan pengumpulan terhadap instruksi-instruksi yang hendak dieksekusi. Tiga instruksi 41-bit akan dikelompokkan menjadi 1 buah instruksi 128-bit dan 5-bit tambahan yang disebut dengan template yang menentukan informasi (yang dibuat oleh kompiler bahasa pemrograman) tentang bagaimana instruksi-instruksi tersebut dapat dieksekusi secara paralel. Pengelompokan ini, dinamakan dengan instruction bundling (pembundelan instruksi). Informasi dalam template digunakan oleh prosesor untuk menjadwalkan eksekusi instruksi secara paralel pada unit FMAC untuk menjalankan operasi superskalar. Fitur seperti ini disebut dengan Explicitly Parallel Instruction Computing (EPIC) yang dapat dianggp sebagai perluasan terhadap konsep desain instruksi Very Long Instruction Word (VLIW). Dalam arsitektur instruksi VLIW, setiap instruksi menetapkan sejumlah operasi yang berbeda yang dapat diterapkan secara paralel terhadap setiap operand yang bersifat mandiri.
Share on Google Plus

About Unknown

    Blogger Comment
    Facebook Comment

0 komentar:

Post a Comment